Architecture AMD K8L

0

A l’occasion du Spring Processor Forum 2006, AMD a présenté son architecture K8L qui est comme son nom l’indique une évolution de l’actuelle K8 et devrait arriver en 2007.

Ces processeur connus sous le nom de code « Deerhound » seront dotés de 4 cores disposant de 512 Ko chacun avec en plus un cache L3 unifié de 2 Mo. La gestion énergétique des 4 cores sera indépendante et les processeurs supporteront l’HyperTransport 3.0 (plus d’infos ici). 

La FPU (calcul en virgule flottante) par core serait doublée par rapport au K8 et les instructions de type Load seront exécutées en Out-Of-Order. Le K8 L pourra adresser la mémoire sur 48 bits, ce qui portera la quantité maximale de mémoire adressable à 256 To, contre 1 To aujourd’hui. Le contrôleur intégré au CPU pourra utiliser de la DDR-2 ou 3 quand celle ci sera disponible (ça reste à préciser).

    

LAISSER UN COMMENTAIRE

S'il vous plaît entrez votre commentaire!
S'il vous plaît entrez votre nom ici