Le topic des concours high tech
Re: Le topic des concours high tech
Je pense qu'il faut pas trop qu'on se complique la vie quand même, je pense qu'on est en train de se piéger tout seuls là 
Re: Le topic des concours high tech
N'empêche que celui qui a fait les questions il est vachement doué ! Il a étudié toutes les possibilités de réponses qu'on pouvait trouver 
Re: Le topic des concours high tech
En même temps il a eu 15 ans pour les préparer 
-
ymoshietsu
- Configurateur d'antivirus

- Messages : 24
- Enregistré le : 16 mai 2012, 17:01
Re: Le topic des concours high tech
MDR NB91 les SSD c'est aussi vieux de 15 ans ^^
Revenons à nos moutons !
selon cette doc ! http://eshop.macsales.com/item/Crucial/CT512M4SSD2/
un crucial 512 GO formaté donne 476 gio et 476 go sous windows. les autres GO restants correspondent au Sur les Crucial M4, 6,9% environ de l'espace Flash est utilisé pour le wear leveling et les optimisations internes, ce qui correspond à l'espace résultant de l'écart de comptage entre la taille des puces Flash (annoncés sur une base 1 Ko = 1024 octets) et les capacités des SSD (annoncés sur un base 1 Ko = 1000 octets). d'apres hardware.fr
donc mathématiquement parlant on fait 476/512*100= 92,96875, 100-92,96875= 7.03125% exactement
Donc ça éliminerai d'office la réponse 488 281 qui consistent à juste transformer 476gio en mio ( dans ce cas on ne compte pas les autres GO restants contenues sur les puces)
suivant le tableau de marc 512go=512 gio donc on obtient 524 488 mio
suivant encore ce que dit marc ! 16 Go est ainsi composée de 16 384 blocs comprenant eux même 256 pages. Chaque page est constituée de 4096 octets utiles et de 224 octets pour l'ECC. On dispose donc au total de 17179869184 octets utiles, soit 17,18 Go ou 16 Gio, et non pas 16 Go.
et avec l'ECC on obtient donc 552 960
so wtf ?
Revenons à nos moutons !
selon cette doc ! http://eshop.macsales.com/item/Crucial/CT512M4SSD2/
un crucial 512 GO formaté donne 476 gio et 476 go sous windows. les autres GO restants correspondent au Sur les Crucial M4, 6,9% environ de l'espace Flash est utilisé pour le wear leveling et les optimisations internes, ce qui correspond à l'espace résultant de l'écart de comptage entre la taille des puces Flash (annoncés sur une base 1 Ko = 1024 octets) et les capacités des SSD (annoncés sur un base 1 Ko = 1000 octets). d'apres hardware.fr
donc mathématiquement parlant on fait 476/512*100= 92,96875, 100-92,96875= 7.03125% exactement
Donc ça éliminerai d'office la réponse 488 281 qui consistent à juste transformer 476gio en mio ( dans ce cas on ne compte pas les autres GO restants contenues sur les puces)
suivant le tableau de marc 512go=512 gio donc on obtient 524 488 mio
suivant encore ce que dit marc ! 16 Go est ainsi composée de 16 384 blocs comprenant eux même 256 pages. Chaque page est constituée de 4096 octets utiles et de 224 octets pour l'ECC. On dispose donc au total de 17179869184 octets utiles, soit 17,18 Go ou 16 Gio, et non pas 16 Go.
et avec l'ECC on obtient donc 552 960
so wtf ?
Re: Le topic des concours high tech
Perso je dirais sans l'ECC, il faut quand même qu'il y est des gagnants à ce concours, combien on pensé à le prendre en compte ? C'est bien trop complexe, surtout comparé à d'autre questions 
-
ymoshietsu
- Configurateur d'antivirus

- Messages : 24
- Enregistré le : 16 mai 2012, 17:01
Re: Le topic des concours high tech
Concernant la question numéro 5 avec les LBA
Pour faire simple, lorsqu'on demande d'écrire de manière aléatoire des données à un SSD, celui-ci les écrits en séquentiel au niveau de la Flash, s'arrangeant au niveau de sa table d'allocation interne pour faire correspondre les adresses connues par l'OS (les LBA) et les pages Flash correspondantes. Pour qu'un tel mécanisme soit efficace, il faut toutefois que des blocs de mémoire Flash soient disponibles, ce qui est plus délicat en l'absence de TRIM.
De plus oui je pense que c'est aussi sans L'ECC, je viens juste de lire ça à l'instant
A noter qu'une donnée importante a été communiquée pour cette nouvelle puce NAND. Habituellement, le contrôle d'erreur est assuré par le contrôleur qui utilise si possible un seul bit de contrôle pour 512 octets de données. Or pour assurer la bonne intégrité des données, il faudrait passer sur quatre bits.
c'est le controleur qui gère l'ECC pas la puce flash en elle même
Pour faire simple, lorsqu'on demande d'écrire de manière aléatoire des données à un SSD, celui-ci les écrits en séquentiel au niveau de la Flash, s'arrangeant au niveau de sa table d'allocation interne pour faire correspondre les adresses connues par l'OS (les LBA) et les pages Flash correspondantes. Pour qu'un tel mécanisme soit efficace, il faut toutefois que des blocs de mémoire Flash soient disponibles, ce qui est plus délicat en l'absence de TRIM.
De plus oui je pense que c'est aussi sans L'ECC, je viens juste de lire ça à l'instant
A noter qu'une donnée importante a été communiquée pour cette nouvelle puce NAND. Habituellement, le contrôle d'erreur est assuré par le contrôleur qui utilise si possible un seul bit de contrôle pour 512 octets de données. Or pour assurer la bonne intégrité des données, il faudrait passer sur quatre bits.
c'est le controleur qui gère l'ECC pas la puce flash en elle même
Re: Le topic des concours high tech
Donc on dit 524 488 mio ? 
- freefighter
- Assembleur de configs

- Messages : 5336
- Enregistré le : 14 nov. 2011, 18:41
- Localisation : Picardie
Re: Le topic des concours high tech
NB91 a écrit :En même temps il a eu 15 ans pour les préparer
Re: Le topic des concours high tech
Ah bon?ymoshietsu a écrit :MDR NB91 les SSD c'est aussi vieux de 15 ans ^^
- freefighter
- Assembleur de configs

- Messages : 5336
- Enregistré le : 14 nov. 2011, 18:41
- Localisation : Picardie
Re: Le topic des concours high tech
-
ymoshietsu
- Configurateur d'antivirus

- Messages : 24
- Enregistré le : 16 mai 2012, 17:01
Re: Le topic des concours high tech
Mark dit les fabricants de mémoire DRAM ou Flash NAND utilisent encore une base 2 donc 512 go annoncé ne correspond nullement à une base 10 correspond bien a 512gio de base 2 !
donc on as bien 512 GiB = 524288 MiB
de plus Tous les SSD actuels de 120/128 Go disposent donc de 137,4 Go/128 Gio de Flash si on le met en tableau c'est tout con
120go annoncé = 137,4 go réel et 128go annoncé= 128 gio réel
les 8 go du premier disque servent pour
- Les technologies de redondance comme le RAISE de SandForce
- Un overprovisionning
1GIO = 1.073741824 GO
les disques SSD annoncé en GO auront forcément une capacité en GIO supérieurs donc les valeurs en dessous de 512 sont à proscrire dans les réponses
donc on as bien 512 GiB = 524288 MiB
de plus Tous les SSD actuels de 120/128 Go disposent donc de 137,4 Go/128 Gio de Flash si on le met en tableau c'est tout con
120go annoncé = 137,4 go réel et 128go annoncé= 128 gio réel
les 8 go du premier disque servent pour
- Les technologies de redondance comme le RAISE de SandForce
- Un overprovisionning
1GIO = 1.073741824 GO
les disques SSD annoncé en GO auront forcément une capacité en GIO supérieurs donc les valeurs en dessous de 512 sont à proscrire dans les réponses
Re: Le topic des concours high tech
C'est votre dernier mot ?
Re: Le topic des concours high tech
Je ne sais pas j'ai posé la question sur le forum d'asus, mais trop tard je pense, pas de réponse la bas 
http://vip.asus.com/forum/view.aspx?id= ... uage=en-us
http://vip.asus.com/forum/view.aspx?id= ... uage=en-us
Re: Le topic des concours high tech
Bon et bien c'est terminé, en tout cas merci à tous, c'était très enrichissant comme débat et comme concourt!
Et bonne chance à tous!
Et bonne chance à tous!
-
TheUnknown
- Apprenti geek

- Messages : 7
- Enregistré le : 18 mai 2012, 09:36
Re: Le topic des concours high tech
http://www.hardware.fr/news/12304/conco ... onses.html

Merci d'avoir joué...Question 5 : Quel est, en utilisant l'arrondi arithmétique si nécessaire, le volume d'octets, exprimés en Mio, pouvant être contenu dans les puces Flash un Crucial M4 512 Go ?
Réponse : 552 960, 2% de bonnes réponses. C'est la question piège du concours, puisqu'il fallait prendre en compte également la zone dédiée à l'ECC au sein des puces Flashs.
